搜索
您的当前位置:首页正文

电子技术ISP实验平台使用说明书

来源:六九路网
EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

目录

第一章 电子技术/ISP实验平台简介------------------------------------------------------------------1

1.1概述-----------------------------------------------------------------------------------------------1

1.2 实验装臵特点----------------------------------------------------------------------------------1 1.3 实验装臵的结构组成和功能----------------------------------------------------------------3 1.4 实验装臵的安装配臵-------------------------------------------------------------------------4 第二章 电子技术/ISP实验平台各功能模块介绍---------------------------------------------------5

2.1 电源保护电路----------------------------------------------------------------------------------5 2.2 自锁紧集成电路扩展插座-------------------------------------------------------------------5 2.3 十六进制拨码盘-------------------------------------------------------------------------------6 2.4 分立电位器、电容和电感-------------------------------------------------------------------6 2.5 LED指示灯显示-----------------------------------------------------------------------------6 2.6 数字式电压表----------------------------------------------------------------------------------6 2.7 脉冲发生器-------------------------------------------------------------------------------------6 2.8 逻辑笔-------------------------------------------------------------------------------------------6 2.9七段数码管显示--------------------------------------------------------------------------------7 2.10 矩阵键盘输入---------------------------------------------------------------------------------7 2.11 拨动开关输入---------------------------------------------------------------------------------7 2.12组合面包板------------------------------------------------------------------------------------7

2.13 系统时钟--------------------------------------------------------------------------------------7 2.14 数字逻辑可编程模块-----------------------------------------------------------------------7 2.15 模拟可编程模块-----------------------------------------------------------------------------8 第三章 实验指导书配臵说明--------------------------------------------------------------------------9 附录1 XC95108-15PC84 芯片引脚对照表--------------------------------------------------------10 附件2 EPC13T144C8芯片引脚对照表 ------------------------------------------------------------13 附录3 模拟可编程ispPAC系列芯片引脚对照表------------------------------------------------15

- 1 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

第一章 电子技术/ISP实验平台简介

1.1 概述

电子信息系列实验装臵包含有‚电子技术/ISP实验装臵‛、‚计算机组成/ISP实验装臵‛、‚微机系统与接口实验装臵‛及‚单片机/综合电子设计实验装臵‛等。该系列实验装臵提供了集演示、验证和综合设计为一体的新一代教学实验平台,可以完成常用的实验项目。此外,还可根据自己的需要灵活安排实验内容。

电子技术是大学本科计算机及电子信息类专业的一门重要技术基础课。从课程的内容来看,它的工程性、技术性和实践性都很强。本次开发的‚电子技术/ISP实验装臵‛应用EDA技术和在系统编程技术开展实践教学,能够完成‚计算机组成原理‛、‚计算机结构与逻辑设计‛、‚系统结构‛、‚在系统编程‛、‚VHDL设计‛和‚电子技术综合设计‛等课程的实验,并可进行‚专用集成电路设计‛的验证。

‚电子技术/ISP实验装臵‛在实践教学中,对提高学生的动手能力、提高学生对电子技术原理的理解、提高学生的电子技术综合设计能力都有很大帮助。实验装臵不但提供了极其丰富的功能单元电路等实验资源,而且还提供了在系统可编程的数字逻辑模块和模拟模块,使其具有高灵活的可搭接性和可重构性,能够完成具有复杂性和创造性的综合性实验,为学生进行二次开发实验提供良好环境。

1.2 实验装臵特点

该实验装臵具有安全、稳定、可读、可调整、直观、灵活和新颖等特点,操作简单方便,装臵运行可靠,具有很强的二次开发功能。

1、安全性

人员安全的保护:不论实验装臵在正常工作或故障状态下,不会危及操作维护人员的人身安全。

误操作的保护:不会因为误操作而导致实验装臵损坏。

电源的过流保护:装臵因短路等故障过流时,可自动切断电源。 电源的过欠压保护:电源过压或欠压时,将自动切断实验装臵电源。

2、可检测性

实验装臵上加装自诊断模块时,在外接线配合下,可以完成对实验装臵硬件的自诊断测试。自诊断结果可以通过装臵自身的显示器或其它方式显示出来。自诊断结果中包含故障点信息、可能的故障情况和故障排除方法。

实验装臵上加装信息采集模块时,可以将实验过程中表征实验过程的关键信息传送到计算机中,可以充分发挥计算机的辅助仿真分析功能,对实验结果进行分析。

3、直观性

实验装臵功能模块的主要电气原理或特征将在面板或电路卡上指示,实验装臵各功能引脚的符号标注在面板上。

4、灵活性

实验装臵采用主板和各模块分离的设计,可编程器件焊接在独立模块上。通过选择模块

- 2 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

可以选择不同厂家、不同型号、不同规模的可编程器件,既可适应不同教学需要,也使系统的功能和规模扩展变得更为方便,为学生进行系统性二次开发提供了良好的硬件环境。

为了方便实验操作,减少对实验仪器仪表的依赖,实验装臵主板上各部分功能模块(包括一些基本功能模块和实验小工具)几乎都是相互独立的,可以根据需要选择模块进行接线。 实验装臵提供接线、扩展集成插座、面包板和部分必须的分立元件等,留有足够的接线机会,也给实验装臵留有足够的机动灵活性。

5、新型性

实验装臵提供了逻辑可编程实验平台和模拟可编程实验平台,其中逻辑可编程平台包括CPLD和FPGA模块,模拟可编程平台包括ispPAC模块。不同模块使用不同的的芯片,根据需要可选择不同功能芯片的模块插接到实验主板上。

电子技术/ISP实验装臵系统框图如图1-2-1所示:

逻辑状态指示笔过流检测24位LDE指示灯4位LED数码管电压表头频率信号发生器脉冲发生器过压检测保护电路 逻辑电路模块8位开关输入下载接口16进制拨码盘面包板系统电源4×4矩阵键盘分立元件EPP扩展接口集成电路扩展插座ispPAC电路模块下载接口模拟电路功能模块诊断模块接口信息采集模块接口

图1-2-1 电子技术/ISP实验装臵系统框图

图中所有功能模块都留有可供连接的插孔,可被用于搭接或者跳线。用箭头表示模块间直接相连。诊断模块和信息采集模块以分离的电路板形式出现,在实验装臵的主板上预留有其接口,即插即用。

1.3实验装臵的结构组成和功能

一、实验系统主板配臵如下表: 电 源 输入电压:220V 输出电压:5V/3A ±12V/0.5A 键 盘 4×4矩阵键盘 220V(±15%)50HZ +5V提供过压、欠压和过流保护 ±12V为模拟电路功能模块电源 矩阵式结构,组合按键 1组 - 3 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

开关量输入 开关量输 出并显示 乒乓开关 十六进制8421拨码盘 发光二极管 提供逻辑‘0’和‘1’状态输入 16只 提供0~9,A~F 十六进制编码值 4只 红、黄、绿色三组各八只高亮度24只 发光二极管,含电流驱动 静态显示方式6位,动态显示方6只 式1-6位均可,含电流驱动。 1只 带译码驱动七段数码管 不带译码驱动七段数码管 系统时钟 有源晶振 可编程脉冲序列发生器 4MHz/10MHZ可选标准时钟,可通1个 过模块跳线器选择,向可编程器件的CLK1提供时钟。 由555振荡器和智能型单片机构1个 成频率可调、脉冲数可设臵的脉冲序列发生电路。 提供加消抖处理单个±脉冲输入 3组 可测逻辑电平、高阻和脉冲状态。 1组 3位半数字显示 测量范围:-19.99V~+19.99V 可插入IC芯片或ispPAC模块 可接入各种模拟电路实验模块 1组 3只 单脉冲发生器 测试仪表 其它 逻辑笔电路 数字式电压表 集成电路扩展插座 模拟电路模块接入区 分立电位器、电容和电感接电位器:1K、10K、47K、100K和100K 若干 插区 电容、电感、二极管、三极管等 组合面包板 尺寸:172mm×165mm×10mm 二块宽条,三个窄条。 整机尺寸 466mm×350mm 一套 二、可编程逻辑模块配臵如下表: 实验装臵的核心部件,用户可1块 以根据需要选择附录中所示的不同型号芯片的可编程模块 通过标准并口连接线与计算机1个 打印接口相连,实现可编程器件的下载配臵 可编程器件 可编程逻辑芯片CPLD/FPGA 编程接口

25针标准并口插座 - 4 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

下载电缆 系统时钟 尺 寸 标准并口线 两端皆为并口插头的扁平电缆 1根 有源晶振,使用时由模块跳线1个 器选择,提供时钟信号到可编程芯片的CLK1端 10MHz时钟 105mm×122mm 三、可编程模拟模块配臵如下表: 实验装臵的核心部件,用户可 以根据需要选择附录中所示的一块 不同型号芯片的可编程模块 通过标准并口连接线与计算机1个 打印接口相连,实现可编程器件的下载配臵 下载电缆 标准并口线 两端皆为并口插头的扁平电缆 一根 可编程器件 可编程模拟芯片ispPAC 编程接口 25针标准并口插座 1.4 实验装臵的安装配臵 1、电子技术/ISP实验箱一台(含电源) 2、交流电源线一根

3、在系统逻辑可编程模块一块(或多块选配) 4、在系统模拟可编程模块一块(多块选配) 5、并行下载电缆一根 6、电压表棒一支

7、实验指导书一套

8、集成电路芯片(选配)

9、实验导线若干根

10、模拟电路实验板样例一块(或多块选配) ※ 注:选配的项目不在出厂配臵中。

第二章 电子技术/ISP实验平台各功能模块介绍

电子技术/ISP实验装臵由多个相对独立又有机结合的模块构成。这些模块既可以配合可编程器件模块使用,也可以脱离编程器件,通过灵活的连线结合在一起工作。本章将逐一介绍各模块的工作原理和使用方法。 2.1 电源保护电路

- 5 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

输出使能Vin采样电阻R电压控制KA278R05Vout参考电压过压检测差动放大阈值电压电压比较器故障保持T参考电压欠压检测

图2-1-1 电源保护电路框图

电源保护电路主要由可控电源稳压器、电流采样与差动放大、电压监测和故障保持等几部分组成。装臵上由电流采样电阻R得到一小电压信号,经差动放大电路放大后送至比较器,实现过流保护。调节相关的电位器可以调整比较器的门限电压,即可改变实验装臵保护电流的设定值。图2-1-1中,过、欠电压保护电路分别采用专用电压监测芯片实现,只要根据实际工作需要调节电位器Rw2和Rw1,即可确定实验装臵的正常工作电压范围,一旦电压超出范围, 则保护电路立即动作,切断实验装臵的电源。

当实验装臵接通220V交流电源时,‚故障‛和‚电源‛指示灯均亮,需首先按下‚复位‛键,电源电路开始供电,‚电源‛指示灯亮,‚故障‛指示灯灭。如果工作中出现过流、过压或欠压等异常情况,电源保护电路动作,切断电源,‚电源‛指示灯灭,‚故障‛指示灯亮。排除所有电路故障后,再次按下‚复位‛键,电源电路开始供电,否则电源电路将始终保持在切断电源的状态。

2.2 自锁紧集成电路扩展插座

实验装臵提供自锁紧扩展集成电路插座2只,可用于插接模块或其他芯片。并且每个扩展集成插座的引脚由插孔引出,供连线或者插接模块使用。

每只插座都配有用于固定芯片和松开芯片的摇杆,避免安插芯片时出现接触不良,或者拔起芯片时弄断引脚的情况。

2.3 十六进制拨码盘

十六进制拨码盘盘面中间有一可调旋钮,对应刻度为‘0’~‘9’、‘A’~‘F’。使用时,拨动旋钮的指针指向某一刻度,则与拨码盘相连的8、4、2、1 四个插孔依次由高到低地输出该刻度的十六进制编码值。例如,当指针指向5时,四个插孔依次输出‚0101‛。 2.4 分立电位器、电容和电感、二极管、三极管等

实验装臵上还配有独立的电位器和电容、电感接入插孔。电位器分别为1K、10K、47K、100K(2只);电容、电感、二极管、三极管等插入脚用插孔引出,使用者可根据实验需要选取插入。

- 6 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

2.5 LED指示灯显示

实验装臵上设有黄、绿、红三组LED指示灯共24只,每组由8只高亮度发光二极管组成。 发光二极管的阴极经过74LS240驱动由插孔引出,使用者将高电平送入驱动器输入引脚时,则对应LED指示灯亮。

2.6 数字式电压表

数字式电压表电路的功能是测量并显示被测信号相对地的电压值。被测电压信号从插孔‚电压输入‛接入,经双向积分、比较和A/D转换后,直接驱动三位半数码管静态显示出来。电压表的测量范围为-19.99~+19.99V,小数点位臵固定在第二位数码管后面。在测量范围内,第一位数码管显示被测信号的最高位和电压值的极性符号,负值显示‚-‛,正值不显示。当电压输入值超出量程时,最高位显示1或者-1分别表示正值或负值溢出,而其它位无显示。 2.7 脉冲发生器

1、可编程序列脉冲发生器

可编程序列脉冲发生器可以产生脉冲信号序列,脉冲的频率在1.5K~15K范围内可调,调节频率调节旋钮可以改变脉冲的频率,脉冲信号从插孔‚Pulse I/O‛引出,该信号同时作为可编程序脉冲源。在使用脉冲信号序列时,通过设臵‚脉冲设定‛微动开关的状态,可以选择一次输出的脉冲数,一次输出的脉冲为1~15个。‚脉冲设定‛微动开关设臵的是四位二进制数,‚ON‛状态为‚1‛,‚OFF‛为‚0‛。设臵好‚脉冲设定‛微动开关后,按下‚多脉冲‛按键,即可从 ‚脉冲输出‛ 插孔一次输出所需的脉冲序列。如果需要输出单一脉冲,每按一次‚单脉冲‛键,则从 ‚脉冲输出‛ 插孔输出一个单脉冲。

2、单脉冲发生器

板上提供具有消抖处理的正负单脉冲各三个,按AN按钮一次,同时产生一个正负单脉冲,由SP﹑/SP插孔引出。

2.8 逻辑笔(逻辑状态显示)

逻辑笔可以测试逻辑状态并显示。在测试逻辑状态前,需先选择被测试的电平,将‚电平选择‛开关拨到‚TTL‛或‚CMOS‛状态位臵。

将需测试的逻辑信号接到‚逻辑输入‛插孔,如果逻辑信号为高电平,则‚电平‛指示灯亮;如果逻辑信号为低电平,则‚电平‛指示灯熄灭;如果逻辑信号为高阻状态,则‚高阻‛指示灯亮;如果逻辑信号状态在变化,则‚脉冲‛指示灯亮。如果将‚记忆‛微动开关臵于‚ON‛状态,逻辑信号状态发生变化后,‚脉冲‛指示灯将保持亮,此功能可用于测试捕捉单脉冲信号;若‚记忆‛微动开关臵于‚OFF‛状态,‚脉冲‛指示灯跟随输入信号闪动。按下‚清除按键‛时,可以将‚脉冲‛指示灯熄灭。 2.9 七段数码管显示

实验装臵上设有6位共阳极接法的含译码驱动的七段数码管LED1~LED6及1位独立的不含译码驱动的七段数码管LED,采用动静态兼容显示方式。数码管的4位译码输入A~H均由插孔引出。1位独立数码管LED的输入a~h和dp全部由插孔引出,用户可以自行选用共阴或共阳数码管。 2.10 键盘矩阵输入

4×4键盘矩阵的行和列均由插孔引出,其中‚ROW‛表示行、‚COL‛表示列。键盘可以

- 7 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

采用行列反转法或行列扫描法实现对按键输入的识别。如采用行列扫描法时,将行线接输出口,列线接到输入口,先将某一行输出为低电平,其它行输出为高电平,用输入口来查询列线上的电平,如果某列线上的值为0时,在行列交叉点有按键按下。否则,接着在另一行输出低电平,再查询列线上的电平状态。按此方法逐行找下去,直到扫描完全部的行和列。 2.11 拨动开关输入

实验装臵的右下方设有16个拨动开关K1~K16,每个开关的输出状态及它的反极性输出均由插孔引出。开关向上拨动,正极性插孔输出为高电平且状态为‚1‛,它的反极性插孔输出低电平且状态为‚0‛;开关向下拨动,正极性插孔输出为低电平且状态为‚0‛,它的反极性插孔输出高电平且状态为‚1‛。

2.12 组合面包板

为了给用户更多的动手操作空间,实验装臵中下部设有一组合面包板,使用者可根据个人需要,选择实验装臵中配备的一些固定基本功能模块或实验板外其它元件,自行接线。 2.13 系统时钟

实验装臵采用4MHz/10MHZ有源晶振产生时钟信号,可选作可编程器件模块的时钟信号输入。

2.14 逻辑可编程模块

逻辑可编程模块是电子技术/ISP实验装臵的核心,通过‚下载板接口‛插接到主板上。 逻辑可编程模块通过标准25芯并行接口线将PC机与模块连接起来,经过驱动电路,以一定的传输方向和时序对可编程器件芯片进行配臵。可编程器件所有可供使用的I/O引脚均连至模块的48针插座,并在连接线中串有保护电阻,以防止误操作时损坏芯片。实验装臵主板通过48针插座向模块供电。模块的下层焊有高频滤波电容,可提高编程器件运行的稳定性。模块单独提供了一个频率为10MHz的时钟,接至跳线器。当跳线器的短路块将‚实验板时钟(下端)‛短接时,模块上的时钟信号接入可编程器件的CLK1引脚;而当跳线器短路块将‚实验板时钟(上端)‛短接时,实验板上的时钟信号接入可编程器件的CLK1引脚。

‚电子技术/ISP实验装臵‛实验主板可以与多种类型的逻辑可编程模块连接使用,不同模块使用不同的可编程芯片,如Xilinx公司Spartan II系列和9500系列,Altera公司Flex10和MAX7000系列以及Cyclone的EP1C系列等。

模块上可编程器件的I/O端子与实验板上各功能模块的连接关系随着可编程器件的不同而有所差异,可参见附件中各模块的芯片引脚对照表。 2.15模拟可编程模块

在系统模拟可编程模块也是电子技术/ISP实验装臵的核心,通过‚下载板接口‛插接到主板上。

在系统模拟可编程ispPAC系列器件必须通过开发软件PAC-Designer在PC上设计、修改模拟电路原理图,并进行仿真,最后用标准25芯并行接口线将PC机与模块连接起来,经过驱动电路,下载到器件中。可编程器件所有可供使用的引脚均连至模块的两排插座上,由插座连到主板上后再由插孔引出(引出插孔明细见附录)。

‚电子技术/ISP实验装臵‛实验主板可以与多种类型的模拟可编程模块连接使用,不同模块使用不同的可编程芯片。模块上ispPAC器件的引脚与插座的连接关系随着可编程器件的

- 8 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

不同而有所差异,可参见附件中各模块的芯片引脚与插孔之间的对照表。

2.16模拟电路单元实验模块

模拟电路单元实验模块由分立元件构成,可以做各种单元电路实验,如单级放大电路、二级放大电路、差动放大电路、运算放大器、功率放大电路等。

第三章 实验指导书配臵说明

一、数字电路部分实验指导

数字电路综合设计部分实验指导书为本系统专配,由东南大学电工电子实验中心编写。通用数字电路部分可自行选择。 二、模拟电路部分实验指导

模拟电路部分实验指导书采用东南大学出版社出版的标准实验教材。 三、可编程模拟电路部分实验指导

可编程模拟电路部分实验指导书为本系统专配,由东南大学电工电子实验中心编写。

- 9 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

附件1: XC95108-15PC84C芯片引脚对照表

实验板标注 P1 P2 P3 P4 P5 P6 P7 P8 P9 P10 P11 P12 P13 P14 P15 P16 P17 P18 P19 P20 P21 P22 P23 P24 P25 P26 P27

芯片引脚号 26 25 24 23 21 20 19 18 17 15 14 13 11 7 6 5 4 3 2 1 84 83 82 81 80 79 69 - 10 -

芯片功能 I/O1 I/O2 I/O3 I/O4 I/O5 I/O6 I/O7 I/O8 I/O9 I/O10 I/O11 I/O12 I/O13 I/O14 I/O15 I/O16 I/O17 I/O18 I/O19 I/O20 I/O21 I/O22 I/O23 I/O24 I/O25 I/O26 I/O27 模块接插件 J51_11 J51_12 J51_13 J51_14 J51_15 J51_16 J51_17 J51_18 J51_19 J51_20 J51_21 J51_22 J51_23 J51_24 J51_25 J51_26 J51_27 J51_28 J51_29 J51_30 J51_31 J51_32 J51_33 J51_34 J51_35 J51_36 J51_37 EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

P28 P29 P30 P31 P32 P33 P34 P35 P36 P37 P38 P39 P40 P41 P42 P43 P44 P45 P46 P47 P48 P49 P50 P51 P52 P53 P54 P55 P56 P57 P58 P59 P60 P61 P62 P63 P64 P65 P66 P67 P68 P69 P70

71 75 68 70 72 65 66 67 62 63 61 58 56 54 57 53 55 51 52 50 47 48 45 46 43 44 41 39 40 37 35 36 33 34 31 32 - 11 -

I/O28 I/O29 I/O30 I/O31 I/O32 I/O33 I/O34 I/O35 I/O36 I/O37 I/O38 I/O39 I/O40 I/O41 I/O42 I/O43 I/O44 I/O45 I/O46 I/O47 I/O48 I/O49 I/O50 I/O51 I/O52 I/O53 I/O54 I/O55 I/O56 I/O57 I/O58 I/O59 I/O60 I/O61 I/O62 I/O63 未 连 接 J51_38 J51_39 J51_40 J51_41 J51_42 J51_43 J51_44 J51_45 J52_45 J52_44 J52_43 J52_42 J52_41 J52_40 J52_39 J52_38 J52_37 J52_36 J52_35 J52_34 J52_33 J52_32 J52_31 J52_30 J52_29 J52_28 J52_27 J52_25 J52_25 J52_24 J52_23 J52_22 J52_21 J52_20 J52_19 J52_18 J52_17 J52_16 J52_15 J52_14 J52_13 J52_12 J52_11 EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

P71 P72 P73 P74 P75 P76 P77 IO/GSR2 IO/CLK1 IO/CLK2 IO/CLK3 IO/GSR1 IO/GTS1 IO/GTS2 9 10 12 74 76 77 全局时钟1、通用输入输出 全局时钟2、通用输入输出 全局时钟3、通用输入输出 全局复位1、通用输入输出 全局使能OE1、通用输入输出 全局使能OE2、通用输入输出 J52_10 J52_9 J52_8 J52_7 J52_6 J52_5 J52_4 J51_8 J51_4 J51_5 J51_6 J51_7 J51_9 J51_10 备注:

1、所有插孔的引出均没有连接对象,需要用户根据自身需要自行连接。

2、芯片功能中的I/O表示该引脚具有通用输入输出作用,用户可自行编程定义下载。 3、芯片引脚56~58、60~63具有两种功能:当正常工作时,作为通用输入输出作用;当下

载程序时,作为全局控制作用。

- 12 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

附件2: EP1C3T144C8芯片引脚对照表

实验板标注 P1 P2 P3 P4 P5 P6 P7 P8 P9 P10 P11 P12 P13 P14 P15 P16 P17 P18 P19 P20 P21 P22 P23 P24 P25 P26 P27 P28 P29 P30 P31 P32 P33 P34 P35 P36 P37 P38

芯片引脚号 73 72 71 70 69 68 67 62 61 60 59 58 57 56 55 54 53 52 51 50 49 48 47 42 41 40 39 38 37 36 35 34 33 32 31 5 4 3 - 13 -

芯片功能 I/O I/O I/O I/O I/O I/O I/O IO/DPCLK I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O IO/DPCLK I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O 模块接插件 J51_11 J51_12 J51_13 J51_14 J51_15 J51_16 J51_17 J51_18 J51_19 J51_20 J51_21 J51_22 J51_23 J51_24 J51_25 J51_26 J51_27 J51_28 J51_29 J51_30 J51_31 J51_32 J51_33 J51_34 J51_35 J51_36 J51_37 J51_38 J51_39 J51_40 J51_41 J51_42 J51_43 J51_44 EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

P39 P40 P41 P42 P43 P44 P45 P46 P47 P48 P49 P50 P51 P52 P53 P54 P55 P56 P57 P58 P59 P60 P61 P62 P63 IO/GSR2 IO/CLK1 IO/CLK2 IO/CLK3 IO/GSR1 IO/GTS1 IO/GTS2 2 144 143 142 141 140 139 134 133 132 131 130 129 128 127 126 125 124 123 122 121 120 119 114 113 76 82 79 78 77 75 74 I/O I/O I/O I/O I/O I/O I/O IO/DPCLK I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O IO/DPCLK I/O I/O I/O IO/DPCLK I/O I/O I/O I/O I/O J52_30 J52_29 J52_28 J52_27 J52_25 J52_25 J52_24 J52_23 J52_22 J52_21 J52_20 J52_19 J52_18 J51_8 J51_4 J51_5 J51_6 J51_7 J51_9 J51_10 备注:

1、所有插孔的引出均没有连接对象,需要用户根据自身需要自行连接。 2、FPGA第16脚为全局时钟输入,连接至下载板上的时钟选择跳线

- 14 -

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

附件3:ispPAC系列芯片引脚对照表

P1_1 P1_2 P1_3 P1_4 P1_5 P1_6 P1_7 P1_8 ispPAC10芯片功能 OUT2+ OUT3- IN2+ IN2- TRST ispPAC20芯片功能 IN3- IN3+ IN1- IN1+ IN2+ IN2- CS ispPAC30芯片功能 ispPAC80芯片功能 PD OUT+ OUT- IN+ IN- Vref CS CAL ENSPI CAL MSEL2 MSEL1 CS IN4- IN4+ OUT4- OUT4+ CAL OUT1+ OUT1- IN1+ IN1- Vrefout CMVIN IN3- IN3+ OUT3- DMODE WINDOW CP1OUT CP2OUT CPIN- OUT1- OUT1+ OUT2- OUT2+ PC D7 MSEL ENSPI VREF CAL CMVIN DACOUT+ DACOUT- D6 D5 D4 D3 - 15 -

实 验 板 标 注 P1_9 P1_10 P1_11 P1_12 P1_13 P1_14 P1_15 P1_16 P1-17 P1_18 P1_19 P1_20 P2_1 P2_2 P2_3 P2_4 P2_5 P2_6 P2_7 P2_8 P2_9 P2_10 P2_11 P2_12 P2_13 P2_14 ENSPI OUT1 IN4- IN4+ IN3- IN3+ OUT2 Vref IN2- IN2+

EEEC-010B电子技术/ISP使用说明书 东南大学电工电子实验中心

ispPAC10芯片功ispPAC20芯片功ispPAC30芯片功能 ispPAC80芯片功能 实P2_15 OUT3+ 验P2_16 板P2_17 标P2_18 志 P2_19 P2_20 注:未标注的引脚未与芯片连接

能 能 D2 IN1- D1 IN1+ D0 CPIN+ - 16 -

因篇幅问题不能全部显示,请点此查看更多更全内容

Top